用于電腦的圖形用戶界面
基本信息

| 申請?zhí)?/td> | CN201630651452.6 | 申請日 | - |
| 公開(公告)號(hào) | CN304280046S | 公開(公告)日 | 2017-09-12 |
| 申請公布號(hào) | CN304280046S | 申請公布日 | 2017-09-12 |
| 分類號(hào) | 14-02(10);14-04(10) | 分類 | - |
| 發(fā)明人 | 王芝斌;柴志雷;陽文敏;張圓蒲;周浩杰 | 申請(專利權(quán))人 | 江蘇虎甲蟲計(jì)算技術(shù)有限公司 |
| 代理機(jī)構(gòu) | 無錫盛陽專利商標(biāo)事務(wù)所(普通合伙) | 代理人 | 顧吉云 |
| 地址 | 214135 江蘇省無錫市無錫國家高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)震澤路18號(hào)軟件園巨蟹座A座511室 | ||
| 法律狀態(tài) | - | ||
摘要

| 摘要 | 1.本外觀設(shè)計(jì)產(chǎn)品的名稱:用于電腦的圖形用戶界面。2.本外觀設(shè)計(jì)產(chǎn)品的用途:本產(chǎn)品為電腦,其用途為運(yùn)行程序。3.本外觀設(shè)計(jì)產(chǎn)品的設(shè)計(jì)要點(diǎn):在于屏幕中的圖形用戶界面。4.最能表明本外觀設(shè)計(jì)設(shè)計(jì)要點(diǎn)的圖片或照片:主視圖。5.省略視圖:省略其它視圖。6.界面用途:本界面為OpenHEC遠(yuǎn)程硬件實(shí)驗(yàn)界面,可遠(yuǎn)程使用的硬件實(shí)驗(yàn)中心,支持用戶隨時(shí)隨地在線使用??梢栽诰€進(jìn)行從EDA、FPGA、數(shù)字邏輯、CPU設(shè)計(jì)、計(jì)算機(jī)組成原理、計(jì)算機(jī)體系結(jié)構(gòu)、操作系統(tǒng)、編譯原理到軟硬件協(xié)同設(shè)計(jì)的貫通式實(shí)驗(yàn)。將傳統(tǒng)?FPGA?產(chǎn)品開發(fā)時(shí)要經(jīng)歷的開發(fā)評(píng)估電路板、驗(yàn)證算法、制作產(chǎn)品原型、產(chǎn)品定型等需要投入大量資金并需要專業(yè)人員才能勝任的高難度工作大大簡化。7.本圖形用戶界面人機(jī)交互的方式及界面動(dòng)態(tài)變化狀態(tài):產(chǎn)品界面為實(shí)驗(yàn)操作的交互界面;主視圖為虛擬IO的實(shí)時(shí)監(jiān)控界面,其輸入、輸出信號(hào)綁定的是FPGA支撐的虛擬管腳;界面變化狀態(tài)圖1是通過點(diǎn)擊主視圖右上方按鈕“IO設(shè)置”時(shí)出現(xiàn)的界面,IO設(shè)置的目的是為了用戶調(diào)試方便,允許用戶將實(shí)驗(yàn)界面的IO所顯示的名字與FPGA內(nèi)部用戶設(shè)計(jì)的邏輯命名設(shè)為一樣的;IO設(shè)置之后,想要監(jiān)控的信號(hào)名稱發(fā)生變化,如圖形界面變化狀態(tài)圖2;界面變化狀態(tài)圖3是通過點(diǎn)擊主視圖右上方按鈕“配置FPGA”時(shí)出現(xiàn)的界面,彈出可配置文件并選擇,點(diǎn)擊“配置”按鈕進(jìn)行配置比特流;如果配置成功,出現(xiàn)界面變化狀態(tài)圖4,顯示配置比特流成功,點(diǎn)擊確認(rèn)即可;界面變化狀態(tài)圖5是在右側(cè)選擇框中選擇時(shí)序邏輯的IO觸發(fā)方式:單步時(shí)鐘的上升沿觸發(fā)模式,點(diǎn)擊單步運(yùn)行,輸出信號(hào)產(chǎn)生的結(jié)果。 |





